# Баллистик нано транзисторын dc ажиллагааны загвар

Б.Ану<sup>1</sup>, Д.Баярцэцэг<sup>2</sup>, Д.Болормаа<sup>3</sup>

Монгол Улсын Их Сургууль, Хэрэглээний Шинжлэх Ухаан, Инженерчлэлийн Сургууль Электроник, Холбооны Инженерчлэлийн Тэнхим Цахим шуудан : seastar<br/>0530@gmail.com  $^1$ , Bayartsetsegdamdin@gmail.com  $^2$ , seas.num.edu.mn<br/> $^3$ 

Хураангуй.—Нано технологид өргөн ашиглагддаг доороос-дээш (bottom-up) аргаар баллистик dc ажиллагааны мужид гүйдэл транзисторын хүчдлийн хамаарлыг Vg=0 байхад тооцооллоо. загварчлал Ингэхдээ молекулын ашиглан транзисторын сувгийг үүсгэн нягтын функционал онолын тооцоолол ашиглан цэнэг зөөгчдийн концентрацийг тооцоолсон. Транзисторын гүйдэл Ландауэр-Бюттикерийн хүчдлийн хамаарлыг аргаар тооцоолж олон зарим туршилтын үр дүнтэй харьцуулсан.

## I. УДИРТГАЛ.

Жирийн транзисторын суваг буюу channel-ийн урт 100 нм хүртэл байж болох бол сувгийн урт нь 100 нм-ээс богино транзисторуудыг нано транзистор гэж нэрлэдэг. Ингэснээр транзисторыг атомын түвшинд жижигрүүлж хийх боломжтой ба ийм транзистор квантлаг шинжтэй болно. Нанотранзисторын боломжит хамгийн бага хэмжээ нь одоогоор нэг атом байгаа. Ийм хэмжээтэй транзисторыг Өмнөд Уэльсийн их сургуулийн судлаачид лабораторийн нөхцөлд хэдийн гарган авсан тухай интернетэд бичигдсэн байгаа [1]. Нанотранзисторын хувьд цахилгаан цэнэг квантлагдах тул гүйдлийг жирийн транзистортой ижлээр "цахилгаанжсан шингэн"-ий урсгалтай зүйрлүүлэх боломжгүй болно. Өөрөөр хэлбэл удирдах цахилгаан цэнэгийн хэмжээ электроны цэнэг q0-д пропорционал болох тул жирийн транзистороос ялгаатай ойлголтууд бий болно [2]. Транзисторын макроскопик цахилгаан дамжууллын загвараас микроскопик буюу квант загвар руу шилжсэн иерархи дамжууллын загваруудын харьцуулсан судалгааг [3]-д авч үзсэн. Нэг болон хоёр gate-тэй транзисторын цахилгаан дамжууллыг хагас сонгодог Монте Карло симуляцийн аргаар судалсан үр дүнгээс харахад баллистик дамжууллыг ашиглах нь сувгийн уртыг багасгах, сувгийн хольцын агууламжийг бууруулах зэрэгт эерэг нөлөө үзүүлнэ [4]. Уг судалгааны ажилд 20 нм хүртэл урттай транзисторын цахилгаан дамжууллыг баллистик хялбаршуулсан нөхцлийг тооцон загварчлах нь транзисторын Vg=0 байх үеийн dc ажилллагааны загварыг гаргалаа.

### II. Молекулын загварчлал.

# Атомын бүтэц.

MoS<sub>2</sub> нь органик биш бинар нэгдлийн холбоостой үечилсэн элемент ба P63/mmc огторгуйн групптэй гексогонал тортой. Кристал тор дахь Молибдены атомууд хүхрийн 2 атомын үүсгэх үеүүдийн хооронд байрлана. Хүхрийн атомуудын хоорондох Ван-дер ваальсын хүч сул тул үеүүдийн хооронд гулсалт үүсэх боломжтой. Иймээс моно буюу нэг үет бүтцийг хялбар үүсгэх боломжтой. Сүүлийн үед MoS<sub>2</sub> monolayег ашигласан судлагааны ажлууд их хийгдэж байгаа учраас бодитоор суваг үүсгэн хийсэн загваруудтай харьцуулах боломжийг харж баллистик транзисторын сувгийн материалыг сонгон авлаа.

### Сувгийн загварчлал.

Тооцоолллыг хийхдээ Баллистик транзисторын сувгийн MoS<sub>2</sub>-ийн нэг үет супер тор (supercell)-с тогтсон 20 нм урттай гэж авч үзсэн. MoS<sub>2</sub> супер тор атомын эгэл торыг молекулын визуализац хийдэг Vesta програм ашиглан үүсгэсэн ба кристаллограф параметрүүдийг хүснэгт 1, 2-д үзүүллээ.

Хүснэгт I: MoS<sub>2</sub>-ийн кристаллограф параметрүүд

| Тэгш хэмийн бүлэг    |        | P 63/m m c                                                                                                                                                  |                                                                                                                  |
|----------------------|--------|-------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|
| Тэгш                 | хэмийн | 194                                                                                                                                                         |                                                                                                                  |
| группын дугаар       |        |                                                                                                                                                             |                                                                                                                  |
| Торын<br>параметрүүд |        | $\begin{array}{c} \mathbf{a} \ (\mathring{A}) \\ \mathbf{b}(\mathring{A}) \\ \mathbf{c}(\mathring{A}) \\ \alpha(\r) \\ \beta(\r) \\ \gamma(\r) \end{array}$ | $ \begin{array}{c} 3.16000 \ (\r{A}) \\ 3.16000 \ (\r{A}) \\ 12.29400 \ (\r{A}) \\ 90 \\ 90 \\ 120 \end{array} $ |

Хүснэгт II: Харьцангуй координат

| Атом | х        | У       | z     |
|------|----------|---------|-------|
| Mo   | 0.333333 | 0.66666 | 0.25  |
| S    | 0.333333 | 0.66666 | 0.621 |

MoS<sub>2</sub> -ийн бүтцийг үүсгэхийн тулд атомуудын холбоосын байрлалын харьцангуй координатуудыг

ашигласан. Атомын дугаар, огторгуйн тэгш хэмийн группыг мэдсэнээр материал судлалын тооцооллын сайтаас харьцангуй координатуудыг олж болно. Харьцангуй координатын холбоос гэх мэт параметруудыг өгөн үүсгэсэн эгэл торыг зураг 1-д үзүүлэв.



Зураг 1:  $MoS_2$  эгэл тор.

Эгэл тор Блохын хавтгай долгионы үелэх захын нөхцөл биелэх ёстой гэж үзэн кристал торын базис векторыг трансляц хийн х, у, z тэнхлэгийн дагуу 10:10:2 харьцаатай супер тор үүсгэсэн. Үүсгэсэн супер тороо захын атомуудыг тайрах замаар MoS2 нэг үет бүтэц үүсгэснийг зураг 2-д үзүүллээ. Үүссэн нэг үет бүтцийн урт L=2.72 нм, зузаан W=3.17185 нм болсон.



Зураг 2: МоS<sub>2</sub> нэг үет бүтэц.

# III. ТРАНЗИСТОРЫН ЗАГВАРЧЛАЛ.

### Баллистик транзистор.

Тооцооллын эллектроникт транзисторын тодорхойлолтыг загварчлах, технологийн процессыг загварчлах, атом молекулын түвшинд загварчлах гэх мэт олон янзээр загварчлах боломжтой. Сувгийн урт 100 нм-ээс богино транзисторуудыг нанотранзистор гэж нэрлэдэг ба нанотранзисторыг загварчлахдаа эхлээд электрон бүтцийн загварыг гарган тухайн загвараар электрон тээвэрлэлтийн загварыг гаргана. Үүний дараа транзисторын бүрэн загварыг гаргаж авна.Ингнэхдээ хагас сонгодог болон квант загварын аль алийг хэрэгдэх боломжтой. Нано транзистор түгээмэл хэрэглэгддэг загваруудын нэг нь Ландауэр-Бюттикерийн загвар зураг 3 ба энэ загварт нано транзисторыг баллистик буюу харимхай сарнилгүй гэж үзнэ. Ландауэр-Бюттикерийн загварт харгалзах 2D Шредингерийн тэгшитгэл

$$\left(\frac{p^2}{2m^*} + V(x,y)\right)\psi = E\psi\tag{1}$$

хэлбэртэй байна.



Зураг 3: Баллистик транзисторын хялбаршуулсан зураг.

Бид транзисторын сувгийг MoS<sub>2</sub> нэг үет, харин соорс гейт нь  $\mu_l$ ;  $\mu_R$  цахилгаан химийн потенциалтай гэвэл баллистик транзисторын гүйдэл дараах илэрхийллээр бичигдэнэ.

$$I = 2e \sum_{n=1}^{M} \int_{\mu_R}^{\mu_L} D_n(E) v_{nk}(E) dE = MG_0(\mu_R - \mu_L)$$
(2)

$$D_n(E) = \frac{2\pi}{h} \frac{1}{v_{nk}} \tag{3}$$

$$v_{nk} = \frac{1}{h} \frac{dE_n(k))}{dk} \tag{4}$$

Энд D(E) электроны төлвийн нягт, v(nk) цэнэг зөөгчийн хурд,  $G_0$ -дамжуулал, М-модын тоо, h-Планкийн тогтмол, n-энергийн түвшний дугаар.

Электроны төлөвийн нягтыг Quantum espresso(Qe) загварчлалын програм ашиглан гаргаж авсныг зураг 4-д үзүүллээ.

Уг төлөвийн нягтыг бодуулахдаа MoS2 нэг үет бүтцийн огторгуйн бүлэг, торын параметрууд, атомын тоо зэрэг Vesta программын гаралтын утгуудыг QEийн оролтын файл болгон өгнө. QE нь цахилгаан цэнэгүүдийн харилцан үйлчлэл ба цахилгаан орны нөлөөг Пуассоны тэгшитгэл ашиглан бодохоос гадна холбох энерги, электрон ионы харилцан үйлчлэл зэргийг тооцох төлвийн нягтыг тооцоолно.

Баллистик транзистор V хүчдэл өгөхөд соорс болон драйны цахилгаан химийн потенциалын зөрөө  $\mu_l$ - $\mu_R$ =qV болох буюу соорсын цахилгаан химийн потенциал 1/2eV-ээр дээшилж, драйных нь 1/2eV-ээр буурна. Гадны хүчдлийн нөлөөгөөр электроны төлвийн нягт ихсэх ба үүнээс болж цэнэг зөөгчдийн концентрац өөрчлөгдөнө[5].





$$N = \int_{-\infty}^{+\infty} dE D_{\epsilon} (E - U) \frac{\gamma_1 f_1(E) + \gamma_2 f_2(E)}{\gamma_1 + \gamma_2}$$
(5)

Цэнэг зөөгчдийн концентраци өөрчлөгдөхөд гүйдэл мөн өөрчлөгдөнө.

$$I = \frac{q}{\hbar} \int_{-\infty}^{+\infty} dE D_{\epsilon} (E - U) \frac{\gamma_1 \gamma_2}{\gamma_1 + \gamma_2} [f_1(E) - f_2(E)] \quad (6)$$

Дээрхи 2 тэгшитгэлийн өөртөө зохицсон орныг тооцоолох замаар энд

$$U = U_L + \frac{q^2}{C_E} \bigtriangleup N \tag{7}$$

-тай тэнцүү.

# IV. Тооцооллын үр дүн.

Өөртөө зохицсон орны дараах аргаар гүйдлийг дараах схемийн дагуу итерац хийж олно. Өөртөө зохицсон орны тооцооллын үр дүнг зураг 5-д харуулав.



Зураг 5: N ба U-г өөртөө зохицох орныг итерацын аргаар бодох дараалал



Зураг 6: SCF арга ашиглан тооцоолсон электроны тоо болон хүчдэлийн хамаарал,  $\mu = 0, \epsilon = 0.2eV, V_G = 0, k_BT = 0.025eV - 0.125eV, U_0 = 0.025eV, C_D/C_E = 0.5, \mu_1 = \mu^2 = 0.005eV.$ 



Зураг 7: SCF арга ашиглан тооцоолсон гүйдэл болон хүчдэлийн хамаарал,  $\mu = 0, \epsilon = 0.2eV, V_G = 0, k_BT = 0.025eV, U_0 = 0.025eV - 0.125eV, C_D/C_E = 0.5, \mu_1 = \mu_2 = 0.005eV.$ 

# V. Дүгнэлт

Төлөвийн нягтын графикаас харахад  $E-E_f$  нь 0-5V байхад дамжууллын бүсэд дамжууллын электрон бий болох магадлалтай нь харагдаж байгаа ба энэ нь I(V) тодорхойлолтоор батлагдаж байна.

Нэг үет  $MoS_2$  баллистик трансистор идеальний Омын контакттай тохиолдолд цэнэг зөөгчдийн концентрац 0.8V-оос 4.4V-д шугаман өсч 5V-оос ханалтанд орж байна. Эндээс  $MoS_2$  нэг үет сувагтай нано транзисторын босго хүчдэл  $V_t = 0.8V$  байх нь харагдаж байна. Босго хүчдэлийг мэдсэн тул цааш  $V_G > 0$  үед dc болж ас горимын ажиллагааг загварчлах боломжтой болж байна.

### Ном зүй

- [1] Dr "University of New South Wales' Centre for Quantum Computer Technology(CQCT) and Purdue University"
- [2] M. S. Lundstrom and J. Guo, Nanoscale Transistors: Device Physics, Modelling and Simulation, Springer, 2006.
- [3] G. A. Nemnes, U. Wulf, L. Ion and S. Antohe, Ballistic Transistors: From Planar to Cylindrical Nanowire Transistors, Trends in Nanophysics, Engineering Materials, Springer-Verlag Berlin Heidelberg, 2010.
- [4] M. T. Ahmadi, A. H. Fallahpour, V. Kouhdaragh, M. Kouhnavard and R. Ismail, P-Type Silicon Nanowire Transistor Modeling, International Journal of Recent Trends in Engineering, Vol 2, No.6, 2009.
- [5] "Quantum Transport: Atom to Transistor."United States of America: Datta.S., Cambridge University Press, 2005.